Ondanks het feit dat Intel pas in het tweede kwartaal van 2004 de Grantsdale-chipset officieel zal introduceren, is op dit moment al bijna alles bekend over de technieken die gebruikt zijn voor deze chipset, zo is te lezen bij X-bit Labs. In datzelfde artikel is meer informatie terug te vinden over de opvolger van Grantsdale. Deze nieuwe chipset zal in 2005 op de markt komen en als 'Lakeport' door het leven gaan. Over de features van de Grantsdale-chipset schreven wij ongeveer een half jaar geleden al, en sindsdien zijn er geen grote veranderingen meer doorgevoerd in het ontwerp. Deze chipset is uitgerust met een aantal innoverende technologieën, waaronder PCI Express, DDR2 SDRAM-geheugen en Socket T (LGA775) voor de ondersteuning van nieuwe cpu's. Lakeport zal een groot gedeelte van deze features erven van zijn voorganger, en zal daarnaast vooral qua snelheid opgevoerd worden.
Van de Lakeport-chipset zullen minimaal twee versies op de markt komen, te weten de Lakeport-G en de Lakeport-P. Deze laatste zal geen geïntegreerde gpu aan boord hebben. Beide chipsets zullen om weten te gaan met LGA775-processors met een 800, 1066 of 1333MHz Quad Pumped Bus. Ook zal de chipset raad weten met DDR2-geheugen dat maximaal op 667MHz zal kunnen draaien. Dual-channel PC2-5300 (DDR2 @ 667MHz) zou voor voldoende bandbreedte moeten zorgen voor de 1333MHz Quad Pumped Bus. De verwachting is dat processors die met deze bussnelheid om kunnen gaan, in 2005 op de markt zullen komen. Zeker is echter al dat de Lakeport-chipset zal kunnen werken met de 90nm Tejas-cpu's. Tejas-chips die gebakken zijn op basis van het 65nanometer-proces zullen naar verwachting ook in 2005 geïntroduceerd worden, en ook deze zullen samenwerken met de Lakeport-chipset. Eén van de meest interessante features van Lakeport zal de mogelijkheid zijn om met FB-DIMM's om te gaan:
One of the very bright features provided by the Lakeport chipsets will be support for FB-DIMM memory modules. The FB-DIMM stands for Fully Buffered DIMM and represents a new approach of making memory modules. Such kind of DDR-II SDRAM devices will have a special hub-buffer onboard that will act as a concentrator for data and commands. This will allow increasing the number of memory modules supported by one channel in addition to overall improvement of peak memory bandwidth. Starting from 667 and 800MHz memory this buffer will be a compulsory part for DIMMs.