Tom's Hardware Guide en het Duitse TecChannel hebben meer details gepost over de werking van de AMD 761 northbridge, die deel uitmaakt van de 760MP dual Athlon chipset. Volgens THG telt de 762 northbridge maar liefst 900 pinnetjes. Deze hoge pincount is het gevolg van de twee point-to-point bussen, die het aantal benodigde pinnen voor de FSB verdubbelen. Door het hoge aantal pinnen en verbindingen is het gebruik van een 6-layer mobo design noodzakelijk om een stabiele werking te garanderen. De gebruikelijke consumenten plankjes hebben maar 4 lagen en kunnen daardoor tegen lagere kosten geproduceerd worden:
The AMD 762 System Controller is the northbridge for the AMD 760 MP chipset. Supporting up to four gigabytes of PC2100 DDR SDRAM, this controller has over 900 pins and will require a six layer motherboard. AMD's goals with this product was to enable unprecedented x86 multiprocessing power using inexpensive and commonly available motherboard fabrication techniques. Although the use of six-layer motherboards will drive up the costs slightly, this was a necessity to implement the powerful point-to-point design. Given its flexibility and bandwidth, multiprocessing systems based on the AMD 762 look to set new performance standards in dual SMP x86 configurations while selling at extremely competitive price points. [break] De 762 northbridge ondersteunt maximaal 4GB geheugen. Voor een dual processor systeem is dit meer dan voldoende. Om te voorkomen dat de processors gaan muiten omdat de data die zij in hun data cache hebben niet meer overeenkomt met de gegevens in het hoofdgegeheugen, ondersteunen de 762 northbridge en de K7 core het 'MOESI' cache coherence protocol. MOESI staat voor 'Exclusive Clean, Shared Clean, Invalid, Exclusive Modified and Shared Modified' en moet de geldigheid van de data in de caches van beide processors garanderen. Het MOESI concept wordt in veel multi-processing architecturen gebruikt, bijvoorbeeld die van Sun.Praktisch gezegd zorgt MOESI ervoor dat de cache van processor B een update krijgt van processor A als processor A een wijziging maakt in een geheugen gebied dat processor B in z'n cache heeft (en vice versa). Als dit niet zou gebeuren, zou processor B immers verouderde data in z'n cache hebben. Bijkomstig voordeel is een performance verhoging, omdat beide processors uit elkaars cache kunnen eten wanneer een processor op zoek is naar een hapje data dat al gecached wordt door zijn collega. Het is dan niet nodig om de data uit het ver gelegen geheugen op te gaan halen, wat een vette latency penalty tot gevolg zou hebben. De beschikbare geheugen bandbreedte kan bovendien efficiënter benut worden omdat de geheugenbus wordt ontlast:
Wat betreft de Mustang kan THG melden dat de voor eind dit jaar geplande release datum nog steeds haalbaar is. Desondanks kan het nog tot het eerste kwartaal van 2001 duren alvorens de processors goed leverbaar zijn. Volgens AMD is 1,5GHz geen probleem met het huidige 0,18micron procédé. AMD kon verder bevestigen dat de Mustang core inderdaad de beschikking heeft over een verbeterde branch prediction unit: [/break] On the Mustang front, an AMD representative confirmed for us that this workstation and server oriented chip is firmly in line to ship towards the end of the year, although products might not reach the channel in quantity until early 2001. He also confirmed that there is little doubt that this enhanced Athlon will reach 1.5GHz on the current 0.18 micron process. The AMD representative continued that while he can tell us that the branch prediction unit for the Mustang has been revamped over the Thunderbird's to improve accuracy, AMD plans to wait until next month's Comdex to take the wraps off of Mustang.