Cookies op Tweakers

Tweakers maakt gebruik van cookies, onder andere om de website te analyseren, het gebruiksgemak te vergroten en advertenties te tonen. Door gebruik te maken van deze website, of door op 'Ga verder' te klikken, geef je toestemming voor het gebruik van cookies. Wil je meer informatie over cookies en hoe ze worden gebruikt, bekijk dan ons cookiebeleid.

Meer informatie

Door , , 12 reacties
Bron: Digital Silence

Bij Digital Silence is een persbericht van Micron en Infineon te lezen waarin zij aankondigen samen te gaan werken op het gebied van DRAM geheugen met een lagere latency, oftewel Reduced Latency DRAM (RLDRAM). RLDRAM moet het gat dichten dat er op dit moment bestaat tussen het goedkope, maar langzame DRAM en het dure, snelle SRAM.

De nieuwe geheugenchipjes zullen aanvankelijk een snelheid van 600Mbit/sec/pin bewerkstelligen, terwijl de latency wordt verlaagd tot 'een fractie van die van concurrerende architecturen'. Infineon en Micron maken niet alleen samen een specificatie, maar gaan ook samen het geheugen promoten en beschikbaar stellen:

Infineon and Micron will work closely together ensuring multiple sources for the new RLDRAMs by developing pin- and function-compatible products. Each company provides system expertise and product direction, delivering to customers the collective benefit of their wide range of market experience and innovative technology.

"Our agreement goes far beyond an arrangement to merely develop common specifications within a multi-generational roadmap," said Dr. Ernst Strasser, Infineon's Marketing Director, Graphics and Specialty DRAM Memory Products. "The RLDRAM Co-development Agreement includes activities providing customers with the assurance of functionally compatible, high-performance RLDRAM architectures from each company. Collectively representing the most advanced technologies and a large share of the DRAM market, the commitment of Infineon and Micron to RLDRAM assures users these functionally compatible, high-performance memories will be widely available."

Het geheugen moet vooral gebruikt gaan worden in netwerkapparatuur.

Moderatie-faq Wijzig weergave

Reacties (12)

Mooi :)

met deze ontwikkeling zal het nog wel even duren voordat het punt bereikt wordt dat het gehuegen de bottelneck wordt in een systeem. Kunnen we er weer een decennium tegen aan.
terwijl de latency wordt verlaagd tot 'een fractie van die van concurrerende architecturen'.
Tegen de tijd dat dit in de winkels ligt is de totale industrie ook weer verder dan nu, dus om nu zo'n uitspraak te doen is een beetje optimistisch. Rambus bijvoorbeeld is ook al redelijk ver met de opvolger van het huidige RDRAM.

Ik vind het overigens wel een hele mooie ontwikkeling.
Memory is juist een van de bottlenecks.
Waarom zou er anders sprake zijn van Cache, Multipliers en asynchrone memory aansturing?
mem is niet altijd de bottleneck hoor, wat dacht je van de snelheid waarmee de info over je mobo kan schieten? das ook niet altijd optimaal...
Die is snel zat. Het traagste punt is nog altijd de HD. Kijk maar eens naar de doorvoersnelheid van geheugen en een HD... (ook toegangstijden etc).

Wat ik me trouwens afvraag is wanneer er statisch geheugen komt...
Vergeet dat decennium maar. Met de huidige snelheid van ontwikkelingen is de limiet op single-cpu systemen over ~4 jaar al bereikt. Dan draaien die op ~10GHz en heeft de nu in gebruik zijnde Von Neumann architectuur z'n limiet bereikt. En voorlopig is er nog nix bedacht dat sneller kan gaan dan de lichtsnelheid dus begin alvast maar te sparen voor multi-cpu systemen.

* 786562 Jit
moet het gat dichten dat er op dit moment bestaat
Jammer dat ze proberen om een gat te dichten, lijkt me verstandiger om aan een ontwikkeling geld te betseden die echt gericht is op de toekomst, ipv water naar de zee te dragen. Hoewel er uit iedere ontwikkeling wel wat goeds te halen is is het jammer dat ze niet naar een waardige opvolger van het huidige geheugen systeem zoeken.

(Wat ondertussen wel gebeurt maar hieraan geld uitgeven vind imo een beetje jammer)
Gat dichten tussen DRAM en SRAM

Zie het als volwaardig dual channel (voor de cpu) DDR SDRAM. Je dicht hiermee een gat tussen de huidige RDRAM en SDRAM architecturen
Het is niet zo dat ze een gat dichten om bij te lopen op de concurentie, maar dat ze een bestaand product verder ontwikkelen in de richting van een product dat compleet anders is en veel sneller, maar duurder is.

Hiermee halen ze een voorsprong op de concurentie
Dat had ik begrepen het is alleen zoal ik al zei jammer dat ze dan een gat willen gaan dichten of zoals mischien beter klinkt iets willen gaan overgbruggen.

Wordt de kans op een "Standaard" geheugen interface weer bemoeilijkt, en krijg je dus weer een ander soort interface waar niet iedere CPU mee overweg kan waardoor dus het algehele plaatje (mobo, Cpu, Mem) niet alleen duurder wordt maar ook steeds ingewikkelder,
600Mbit/sec/pin bewerkstelligen
Wat betekend dit nu precies. Dat dit geheugen 600Mbit per pinnetje aan kan :? Dit kan toch niet de werkelijke doorvoer snelheid van het geheugen zijn.
600 Mbit per pin betekent dat bij een busbreedte van 64 bit er dus 600*64=38400Mbit/s doorheen kan. Dit is 4800 Mb/s. Het huidige PC2100 DDR geheugen komt aan 2133 Mb/s. Dat komt komt dus overeen met 266 Mbit per pin. Je zou dus 150 Mhz QDR of 300 Mhz DDR nodig hebben voor 600 Mbit per pin (met de huidige technologie)
Kijk das nou eens een goede uitleg. Bedankt en nu weet ik meteen waar dit geheugen goed voor is :)

Op dit item kan niet meer gereageerd worden.



Apple iOS 10 Google Pixel Apple iPhone 7 Sony PlayStation VR AMD Radeon RX 480 4GB Battlefield 1 Google Android Nougat Watch Dogs 2

© 1998 - 2016 de Persgroep Online Services B.V. Tweakers vormt samen met o.a. Autotrack en Carsom.nl de Persgroep Online Services B.V. Hosting door True