Cookies op Tweakers

Tweakers maakt gebruik van cookies, onder andere om de website te analyseren, het gebruiksgemak te vergroten en advertenties te tonen. Door gebruik te maken van deze website, of door op 'Ga verder' te klikken, geef je toestemming voor het gebruik van cookies. Wil je meer informatie over cookies en hoe ze worden gebruikt, bekijk dan ons cookiebeleid.

Meer informatie

Fujitsu maakt cmos-technologie energiezuiniger

Onderzoekers van de laboratoria van Fujitsu zijn erin geslaagd chips te produceren die ongeveer 20 procent zuiniger zijn dan de huidige geïntegreerde circuits. De Japanners pasten hiertoe een alternatief siliciumsubstraat toe in de productie.

De productiemethode die door de medewerkers van Fujitsu Laboratories werd ontwikkeld, is toepasbaar in toekomstige chipgeneraties van 32nm en kleiner. Een van de voordelen die de ontwikkelaars claimen, is de mogelijkheid de alternatieve chipproductie met bestaande 45nm-apparatuur uit te voeren. Er zouden slechts twee extra stappen, het verwarmen en inbrengen van aluminiumdeeltjes, in de productie van chips noodzakelijk zijn om van de energiebesparende voordelen van de Japanners te profiteren. De techniek zou vooral in mobiele processors toegepast kunnen worden, die met twintig procent minder energie toe zouden kunnen, terwijl de kloksnelheid van de processors gelijk kan blijven.

De productie van zuiniger chips werd mogelijk door een ander siliciumsubstraat voor de cmos-chips te kiezen. Traditioneel wordt silicium met een specifieke kristalstructuur gebruikt, omdat dat type de beste eigenschappen heeft met positieve en negatieve halfgeleiders. De onderzoekers gebruikten echter een silicium met een andere kristalstructuur dat zeer goede eigenschappen voor pmos-transistors heeft, maar minder goede kenmerken voor nmos-transistors bezit. Door het silicium met warmte te behandelen en kleine aluminiumdeeltjes te introduceren, wisten de onderzoekers het alternatieve silicium 'optimale eigenschappen' mee te geven.

Zo kunnen de chips profiteren van de eigenschappen van het substraat in combinatie met pmos-transistors, terwijl de combinatie met nmos-transistors gelijkwaardig is aan het substraat dat momenteel veelal wordt gebruikt. Volgens de onderzoekers zouden de twee extra stappen toekomstige 32nm-chips slechts één procent duurder maken. Zij onderzoeken nog welke toepassingen het meest zouden profiteren van de techniek.

Alternatief siliciumsubstraat in cmos-toepassing

Door Willem de Moor

Redacteur componenten

17-12-2008 • 09:04

13 Linkedin Google+


Call of Duty: Black Ops 4 HTC U12+ dual sim LG W7 Google Pixel 3 XL OnePlus 6 Battlefield V Samsung Galaxy S9 Dual Sim Google Pixel 3

Tweakers vormt samen met Tweakers Elect, Hardware.Info, Autotrack, Nationale Vacaturebank en Intermediair de Persgroep Online Services B.V.
Alle rechten voorbehouden © 1998 - 2018 Hosting door True